校招岗位

◼ 模拟版图设计工程师

(上海/西安)

7K~18K

◼ 数字后端工程师(PR/DFT)

(上海/西安)

7K~18K

简历投递邮箱:xy-zhongxing.com@xy-zhongxing.com

简历投递主题:岗位+姓名

面试流程:投简历→面试→录用/实习


芯片设计数字后端设计工程师

岗位职责

在先进28纳米/16纳米/10纳米/7纳米工艺节点上设计SOC芯片。主要负责从网表到GDSII版图设计,诸如布图,布局布线,行为综合,时序验证,可测性设计,可制造性设计,时钟设计,电路特性设计,DRC/LVS,IP模块设计,模拟电路设计,封装基板设计,标准单元库/Memory单元库版图设计,信号完整性功耗完整性仿真。

岗位要求

1.电子信息与工程,微电子,计算机科学与技术,电路与系统工程专业应届本科毕业生,硕士毕 业生优先。大三/大四实习生;

2.有一年相关工作或实习经验者优先;

3.掌握理解基本模拟电路设计或数字电路设计;

4.熟悉spice,Verilog/VHDL语言,版图设计工具;

5.熟悉C,Perl,Tcl,Python等编程语言;

6.熟悉Synopsys/Cadence/Mentor公司的EDA工具者优先;

7.熟练英文书写和口语技能;

8.有团队合作精神。


模拟版图工程师

岗位职责

在先进28纳米/16纳米/10纳米/7纳米工艺节点上设计SOC芯片。主要负责从网表到GDSII版图设计,诸如布图,布局布线,行为综合,时序验证,可测性设计,可制造性设计,时钟设计,电路特性设计,DRC/LVS,IP模块设计,模拟电路设计,封装基板设计,标准单元库/Memory单元库版图设计,信号完整性功耗完整性仿真。

岗位要求

1.电子信息与工程,微电子,计算机科学与技术,电路与系统工程专业应届本科毕业生,硕士毕 业生优先。大三/大四实习生;

2.有一年相关工作或实习经验者优先;

3.掌握理解基本模拟电路设计或数字电路设计;

4.熟悉spice,Verilog/VHDL语言,版图设计工具;

5.熟悉C,Perl,Tcl,Python等编程语言;

6.熟悉Synopsys/Cadence/Mentor公司的EDA工具者优先;

7.熟练英文书写和口语技能;

8.有团队合作精神。


  • 公众号

    二维码

  • 电话

    联系电话

    工作时间:
    周一至周五(9时-18时)
    法定节假日正常休息
    中国

    021-31590059

  • 邮箱